Координационный процессор

Особенностью коммутационной системы EWSD является ее точная, функционально направленная структурная организация. В согласовании с модульной конструкцией аппаратного и программного обеспечения EWSD содержит огромное количество фактически автономных блоков:
- групповой микропроцессор (GP) в линейной группе (LTG);
- управляющее устройство цифрового абонентского блока (DLUC);
- микропроцессор сети сигнализации по общему каналу (CCNP);
- управляющее устройство коммутационной группы (SGC Координационный процессор)
- управляющее устройство буфера сообщений (МВС);
- управляющее устройство системной панели (SYPC).
Все эти блоки имеют собственные микропроцессорные управляющие устройства. Потому что функции управления распределены меж несколькими управляющими устройствами, нужна координация их действий. Для этих целей предназначен координационный микропроцессор СР.
Функции координационного микропроцессора:
- управление центральной базой данных, включающее в себя управление Координационный процессор доступом, внесение конфигураций и обеспечение надежности работы;
- управление обработкой вызовов, а конкретно трансляция цифр для отыскания соединительных путей в коммутационном поле, маршрутизация, сбор данных по нагрузке и выписка счетов за телефонные переговоры;
- обнаружение ошибок, анализ и диагностика дефектов и изменение конфигурации системы.
Имеются две категории координационных микропроцессоров: СР Координационный процессор 112 и СР 111. СР 122 имеет производительность обработки вызовов 60000 в час и употребляется в телефонных станциях средней и малой емкости.
Координационный микропроцессор 113 (СР113 либо СР113С) представляет собой мультипроцессор, емкость которого нарастает ступенями, по этому он может обеспечить станции хоть какой емкости соответственной производительностью. Его наибольшая производительность по обработке вызовов составляет выше Координационный процессор 2 700 000 ВНСА.
В СР113С (рис. 1.8) два либо несколько схожих микропроцессоров работают наряду с разделением нагрузки. Главными многофункциональными блоками мультипроцессора являются:
- основной микропроцессор (ВАР) для эксплуатации и технического обслуживания, также обработки вызовов;
- микропроцессор обработки вызовов (САР), предназначенный только для обработки вызовов;
- общее запоминающее устройство (CMY);
- контроллер ввода / вывода (ЮС);
- микропроцессоры Координационный процессор ввода / вывода (ЮР).
К СР подключаются:
- Буфер сообщений (MB) для координации внутреннего обмена информацией меж СР, SN, LTG и CCNC в границах одной станции.
- Центральный генератор тактовой частоты (CCG) для обеспечения синхронизации станции (и по мере надобности сети).

Набросок 1.7 - Облегченная схема коммутационного поля емкостью 63 LTG 1.5

- Системная панель (SYP Координационный процессор) для индикации внутренней аварийной сигнализации, сообщений - советов и нагрузки СР. Таким макаром, SYP обеспечивает текущую информацию о рабочем состоянии системы. На панель также выводится наружняя аварийная сигнализация, к примеру, пожар, выход из строя системы кондиционирования воздуха и прочее.
- Терминал эксплуатации и техобслуживания (ОМТ).
- Наружняя память (ЕМ) для хранения Координационный процессор, к примеру:
1) программ и данных, которые не должны повсевременно храниться в СР;
2) вся система прикладных программ для автоматического восстановления;
3) данные по тарификации телефонных дискуссий и измерению трафика.
Один из 2-ух главных микропроцессоров работает в качестве ведущего - ВАРМ, а 2-ой в качестве запасного - BAPS. ВАРМ делает операционные задачки и часть Координационный процессор функций по обработке вызовов, BAPS только функции по обработке вызовов. Если один из микропроцессоров отказывает, то все функции производятся вторым микропроцессором.
Микропроцессоры САР делают только функции по установлению соединений.
Управляющие устройства (УУ) ввода/вывода ЮС делают интерфейсы меж шиной общего ЗУ и микропроцессорами ввода/вывода ЮР. Они делают Координационный процессор функции нужного преобразования адреса и текущего контроля за доступом. УУ ввода/вывода средством шин ВЮС связываются с очень 16 микропроцессорами ввода/вывода, управляющими обменом данных меж присоединенным к ним оборудованием.
Для обеспечения надежности программ и данных наружняя память (магнитный диск) дублирована.
В системе EWSD предусмотрена двухуровневая память, при всем этом данные и программки Координационный процессор распределены меж запоминающими устройствами (ЗУ) периферийных управляющих устройств и общим ЗУ, обслуживающим все микропроцессоры. Локальные ЗУ содержат изменяемые программки и данные, а общее ЗУ употребляется для запоминания изредка требуемых программ и данных, также всех общих данных. Обмен данными меж микропроцессорами осуществляется через общее ЗУ.
Для координационного микропроцессора Координационный процессор предусмотрен очень высочайший коэффициент готовности, по этому средняя наработка на полный отказ составляет более 500 лет.


korfu-meteora-veriya-ohrid-mon-prep-nauma-bitola-saloniki-filippi.html
korichnevij-cvet-stremlenie-k-priznaniyu.html
koridornaya-torgovlya-monitoring-smi-22-23-10-2012.html